中断在嵌入式系统中起着重要的作用,可以说是神经系统,在一个地方trigger触发后,作为神经中枢的CPU发挥作用。
由于低延迟,支持nvic (nestedvectoredinterruptcontroller )
要从深度休眠启动处理器,必须支持wic (唤醒处理器)
典型的中断向量表位于代码代码的上一段或flash的低地址部分。
例如,TraveOii(TVII-B-e )中有两个CPU core,M0和M4都支持8个外部中断,n个中断源可以路由到2芯片NVIC,每个interrupt sort 中断源在外部生成并由CPU处理,但异常Exception是CPU core自身生成的事件Event,这稍有不同。
对于DeepSleep,单个CPU可以进入此状态,如果所有CPU都进入DeepSleep,则device也称为进入DeepSleep。 可唤醒的CPU中断可以独立于其他设备(称为WIC )进行配置。
在中断的情况下,例如支持1023个中断,使用CM0#