首页 > 编程知识 正文

并口硬盘供电引脚定义,并口引脚定义

时间:2023-05-03 21:29:14 阅读:115512 作者:1807

一.引脚的定义

http://www.Sina.com/http://www.Sina.com/http://www.Sina.com/1,C0/STROBE,数据门,低电平有效Output2~9至9,d0至7 表示没有打印纸Input13、S4Select,闪闪的康乃馨表示在线,低电平表示离线Input14、C1/AutoReed,自动换行Output15、S3/ERROR表示打印机低电平有效Output17、C3Select In、低电平有效表示数据能够输入到打印机Output18~25、G0~7GND、接地Ground、基本SPP模式的定时

三、寄存器3358 www.Sina.com/http://www.Sina.com/0x 378 spp数据寄存器,数据0~7的输入输出依次为引脚(9、8、7、6、5、4、3、2 ) 输出、管脚) x、x、x、并行中断允许位、17、16、14、1 )0x37BEPP地址寄存器(一般不使用)、可读,由此I2C、SMI、JTAG、SPI等此时,无论位于第一部分的Centronics打印机的标准接口的信号定义如何,只要处理输入输出D0~7、输出C0~3、输入S3~7即可。

注:目前市面上的许多PC没有并行端口。 必须购买PCIe传输并行端口适配器卡。 在这种情况下,并行端口的基址可能是0xD050、0xE050等,而不是0x378。 在这种情况下,只需修改寄存器地址即可。

四、硬件接口并行接口输出TTL标准的逻辑电平,输入信号也必须符合TTL标准。 这一特性使接口更容易应用于电子设计。 大多数PC并行接口可以吸收12mA左右的电流进行输出,如果小于或大于该值,请使用缓冲电路。

为了与早期的中心s接口兼容,使用开放收集器(oc )驱动器,上拉电阻的标准电阻值为2.2k欧元或4.7k欧元。 控制线和状态线只需要上拉电阻Rp,数据线和Strobe线需要串联电阻Rs,根据线路阻抗调整串联电阻值,以使与驱动器的输出阻抗之和为45欧到55欧的线路阻抗。 例如,如果驱动集成电路的输出阻抗为15欧,则需要33欧的串联电阻。 五、并发编程一般利用现成的inpout32.dll或WinIo.dll动态链接库进行。

参考资料:

3359 blog.csdn.net/xyk 0318/article/details/52033878

3358 www.elecfans.com/baike/computer/tai shiji/20100309183757.html? v=pc

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。