首页 > 编程知识 正文

数字逻辑和数电的区别,数字逻辑第三版课后答案

时间:2023-05-06 10:07:54 阅读:117058 作者:3160

数值转换

1.2进制转换为十进制:将二进制小数转换为十进制主要是乘以2的负乘。 从小数点以下开始依次乘以2的负1次方、2的负2次方、2的负3次方等。

十进制二进制:除法馀数法(整数)乘以2取整数)

整数部分从下往上读

小数部分从左向右读

2.2进制旋转八进制数:采用以二进制小数点为边界点,向左(或向右)每三位取一位的3in1法。 对照二进制数和八进制数的对应表,将3位的二进制数加权相加,得到的数为1位的八进制数。 之后,即使按顺序排列,小数点的位置也不会变化

从八进制到二进制:(反)

3.2进制转换为十六进制:取四合一法

十六进制到二进制:(反)

4 .转换BCD码为十进制:从右边开始,每四位组成一组,写对应的十进制

二进制负数表示0正1负

BCD码是权利代码,格雷码剩下的三个代码是权利代码

BCD码范围以4位的二进制数表示0~9

BCD码

BCD代码也称为二进制数,用四个二进制位表示一个十进制位

例如,8421BCD代码是最常用的BCD代码,其中4位二进制最高位表示1,10进制8;2位*表示1,10进制4;3位表示1,10进制2;最低位表示1,10进制1。

如果为零,则表示十进制0,例如,1001的BCD代码为8 0 0 1=9,即9. 余三码

BCD码的各代码组加上(0011 )后的值,即剩下的3码的数值比转换后的十进制数多最大项M)标准和的乘积

只有一组变量使他的值为0,其余各组为1

同一函数的任意两个不同最大项之和为1

所有最大项的乘积为0 最小项m(标准乘积之和)

只有一组变量设他的值为1,其余各组设0

同一函数的任意两个不同最小项的乘积是0

所有最小项的和是1

n个变量有2^n个最小(大)项

最大项与最小项的关系: mi=Mi (反)卡诺图

用卡诺图制作简单的公式时,

要简化为最简单的与或式,请在1上加上圆圈(最小项之和)

要简化为最简单的或与式,请使用0圆(最大项的乘积)无关项

包含约束和任意项的ASCII代码是7位二进制代码,最多可以表示128个字符。

串行加法器为了实现两个n位二进制加法,需要(.n个全加法器) )

通过并联连接几个OC门输出端子,可以实现逻辑功能。

如果两个状态在相同的输入条件下转移到相同的状态,并且输出也相同,则将这两个状态称为等价状态。

进行进位的并行加法电路的各位的进位同时发生。

串行进位并行加法器速度慢的理由是进位信号的比特单位的传递

串行加法速度比并行加法器快(错误)

BCD码

4位二进制范围为0000-1111B,显示的十进制为0-15。

821BCD代码是用四个二进制数表示一个十进制数的方法。 也就是说,1位8421BCD代码也由四个二进制表示,但表示的范围为0000-1001。 8421BCD代码中的1010-1111是错误的表示,因为十进制中最大的基数是9。

最小项与卡诺图两个最小项中只有一个变量不同,其余变量都相同,据说这两个变量在逻辑上“相邻”。

在变量取值的组中,有不出现或不出现的组,将与它们对应的最小项称为制约项。

最小项之和是唯一的

如果卡诺图上的所有方格都为1,则将其合并,如果删除所有变量,则结果为1。

在输出侧能够得到输入变量的最小项二进制解码器的电路是哪个

数据选择器可以得到整个变量的最小项

公式

组合电路(无记忆性)电路在任何时间点的输出状态仅取决于各时间点的输入组合,与电路的原始状态无关

moore的输出只与当前状态有关

将表达式简化为and或表达式、and或非表达式

3358www.Sina.com/:输入信号跳跃现象竞争:竞争产生的输出端有尖峰脉冲冒险

(代数法) AA (反)=F或AA (反)=F是否出现

(卡诺图法)两周相接的地方不包括其他圈

消除:增加冗馀

组合电路的分析和设计步骤http://www.Sina.com/http://www.Sina.com /

组合电路分析的出发点是给出的逻辑电路图

触发器有(2)稳定状态和(2)互补输出。

以下哪一个不是组合电路? (c ) ) )。

a .解码器b .编码器c .计数器

d .数据分配器e .数据选择器

二进制译码电路输出可以得到输入变量的全体最小项(或最小项相反)
二进制译码器和数据分配器的电路结构是相同的就是通用译码器

三态门

三太门输出端不能直接并联
三态门的输出可能出现三种状态:高电平,低电平和(高阻),任何时候只有一 个门处于工作状态
挂在同一总线上的三态门任何时候只允许几个门处在工作状态(1个)

触发器

施密特触发器
施密特触发器上限阈值电压和下限阈值电压的差称为( 回差 )电压。
施密特触发器V+≠V-称之为( 滞后 )特性。
下列哪种电路不需要触发信号( b )
A.施秘特触发器 B.多谐振荡器 C.单稳态触发器

多谐振荡器
多谐振荡器也有两个稳定状态(错)
0个稳态,2个暂稳态
多谐振荡器 不 需要外加触发信号才能产生矩形波输出

单稳态触发器
单稳态触发器的暂稳态时间仅决定于电路本身的参数

顺序脉冲发生器
顺序脉冲发生器在CP作用下各输出端轮流输出相等宽度的有效电平

时序逻辑电路(有记忆型)

现态:原状态
次态:新状态

输出方程 可能没有
驱动方程 将所有输入表示
状态方程 将驱动方程带入特征方程即可
Mealy型时序电路的输出是输入和现态的函数
时序电路是由组合电路和( 存储电路 )两部分组成的
mealy的输出和当前状态和输入都有关
实现数据的串——并转换可以使用( b )
A.全加器 B.移位寄存器   C.编码器
边沿触发器有效地解决了空翻问题
T’触发器不作移位寄存器
优先编码器 不 允许多个输入同时有效
优先编码器不允许多个输入同时有效
异步时序电路无统一的时钟
为了避免空翻,同步RS触发器在CP高电平期间不允许R、S变化。
计数过程的基本特点是单向循环
三位二进制寄数器的计数容量是8
二进制计数器入超计数容量一定是二(错)

时序逻辑电路的分析与设计
分析
设计

实验部分

部分芯片功能



版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。