目录
1、基本RS锁存器
2、同步RS锁存器
3、主从RS触发器
4、主从JK触发器
5、d触发器
6、t触发器
微信公众号
触发器是构成时序逻辑电路的基本单元。 具有存储功能,可以存储1位二进制信息的逻辑电路。 上一篇文章已经介绍了集成电路的基础知识(2)锁存器和触发器,这里还介绍了其他类型的触发器。
1、基本RS锁存器
最简单的触发器是基本RS触发器,基本RS锁存器可以由两个与非门组成,电路如下:
基本RS锁存器由电平触发,存在/SD和/RD不能同时归零的重要约束。 即/SD /RD=1
2、同步RS锁存器
多数情况下,触发器希望时钟临时到来,仅改变输出状态,否则触发器将保持不变。 因为这样做可以同时改变多个电路单元的状态。 此时钟称为同步时钟。
如下图所示,将时钟控制信号分别经由一个NAND门设置到基本RS锁存器的输入端。 变为同步RS锁存器。
同步RS锁存器与基本RS锁存器的不同之处在于,仅在时钟CP=1时输出状态发生变化。 但是,同步锁存器也有限制。 也就是说,CP=1时,s和r不能同时为1。
此外,同步RS锁存器还包括当CP=1时,S和R若多次改变,每次改变都会影响输出。这种现象,称为空翻现象
3、主从RS触发器
为了解决翻转问题,串联两个同步RS触发器,电路如下。
主从触发器的触发翻转分为两个节拍:
(1)当CP=1时,CP’=0,并且从触发被阻止,保持原样)启动主触发,并接收r侧和s侧的输入信号。
)2)当CP从1跳至0时,即CP=0,CP’=1。 主触发被阻断,输入信号r、s不再影响主触发的状态; 触发器动作,接收主触发器的输出侧状态。
主从机的输出变化只依赖于CP的下降沿定时。 有效地解决了翻转问题。 但是主从RS触发器仍然存在限制。 r、s不能同时为1。
4、主从JK触发器
从基本RS锁存器可以看出,基本RS锁存器和同步RS锁存器的输出q和/Q不会同时变为0。 利用该特征,可以通过将主从RS锁存器的两个输出分别反馈到输入来解除该约束。 电路如下。
真值表如下。
功能描述:00不翻11翻,互补输入,J为打入端。
5、D触发器JK触发器可以轻松配置d触发器。 电路图和真值表如下所示。
将3358www.Sina.com/JK触发器的两个输入端子j、k连接起来作为一个输入端子t,则构成t触发器。 电路图和真值表如下所示。
因为T=J=K,所以当T=0时,即使CP脉冲到来,触发也维持不变。 T=1时,各个CP脉冲到来时,触发的状态反转一次。
微信公众号设立了微信公众号“6、T触发器”。 该公众号主要共享数字集成电路相关学习经验,文章主要刊登在公众号上。 csdn会尽量同步更新,感兴趣的朋友请关注。