首页 > 编程知识 正文

三态门使能端,三态门详解

时间:2023-05-03 11:13:47 阅读:153416 作者:3456

基本逻辑门与三态门实验报告

实验一集成逻辑门一、实验目的一、掌握实验设备的正确操作和使用二、掌握数字电路实验的一般步骤和数字集成电路的基本知识二、实验仪器一、直流稳压电源、数字逻辑电路实验箱、万用表、示波器2,74ls 00、74HC00 实验原理1、实验原理芯片的输出端不能并联使用,也不能直接与逻辑开关、5V、GND连接。集电极开路三态输出——集成芯片的输出可以是逻辑1、逻辑0或高阻态。 芯片的输出端子可以与总线并联连接,如图所示,端子为三态门控制端子,在=L的情况下,三态门a端子的数据可以传送并输出到b端子; C=H时,三态门a侧的数据不能传输到b侧。 此时,b侧的输出变为高电阻状态。 也就是说,即使三态门的输出端和传输线之间存在无限大的阻抗,且它们连接在一起,也可以认为输出端和传输线之间处于“断开”状态。 因此,三态门的c端为使能端2,亦称逻辑门交换利用德.摩根定律,可将逻辑门表示为与直接在“非”门、“非”门或“非”门实现的逻辑功能相同的表达式,为逻辑门的使用提供了灵活性。 四、实验步骤1、TTL三态逻辑门在一个74LS125芯片上建立图示实验电路,三态门的三个输入端1A、2A和3A分别与5V、一个逻辑开关和100HZ脉冲源相连,三个控制端1C、2C和3C 轮流控制3个控制端分别为l,观察并记录三态门a端的数据传输到b端的情况。 2、用最少的“非”门和“非”门实现以下逻辑功能的y? A? B简化逻辑表达式,y? (a )? AB )? (AB? b )电路图显示:五、实验结果记录与分析1、TTL三态逻辑门实验分析:实验表明,74LS125的输出电阻高达逻辑1、逻辑0。 三态门的输出由控制端c来确定,并且当c为低电平时,三态门可以操作,并且可以输出数据,而当c为高电平时,三态门可以为高阻态,并且不能输出数据。 三状态门的控制端子低电平输入有效。 2、逻辑门交换实验分析:两个输入取异或,同时输出低电平,不同时间输出高电平。 简化逻辑函数可以简化和有效利用电路。 实验总结这次是第一次进行数字电路和逻辑设计的实验,虽然中间存在很多问题,但收获也不少。 综上所述,电平指示灯亮时为高电平,不亮时为低电平指示盘孔分为横通和竖通,实验时需注意。 特别是芯片的配置位置,需要以芯片水平跨越槽的方式进行实验。 要弄清针脚分别与什么相连,实验时间有限,上课前要做好充分的预习准备。 否则上课经常迟到,实验7、思考问题1、数字电路的正逻辑和负逻辑分别无法完成,这是什么意思? 正逻辑中,数字电路的逻辑“1”、“0”、高电平、低电平、VCC、GND、5V、0V之间存在什么关系? (正逻辑)用高电平表示逻辑“1”、用低电平表示逻辑“0”的负逻辑)用高电平表示逻辑“0”、用低电平表示逻辑“1”的关系)用“1”、用“0”表示低电平表示vvvv 什么是最高有效位和最低有效位? 说明BCD代码和8421代码的关系。 a )高电平是指信号1,低电平是指0信号。

高电平有效是指广义上的理想开关,而其常态为断开状态,即,总是保持0信号,并且当提供第一信号时,该开关触发下位电路; 低电平为有效的是广义上的理想开关,且所述开关在闭合状态下,即,总是保持为1信号,而当提供0信号时,所述开关触发低电平电路。 3、如何将逻辑表达式转换为逻辑电路图? 相反呢? a )将逻辑表达式转换为逻辑电路图)将公式中的运算符号替换为逻辑符号后,与公式对应的逻辑电路图将转换为逻辑表达式。 如果将逻辑图中的逻辑符号替换为运算符号,就可以知道逻辑图对应的公式4、“线和”逻辑应该使用什么样的逻辑门。 a )线和逻辑是指通过直接互连两个输出端子实现“与”的逻辑功能。 一般TTL门的输出端不能直接并联使用。 否则,这些栅极的输出管之间会因低阻抗而产生大的短路电流,器件会被烧毁。 因此,一般可以通过OC门或三态门实现。 在OC门实现“线与”时,必须同时在输出端口增加上拉电阻。 三态门设计与仿真实验报告1、实验内容1、逻辑示意图和VHDL语言设计三态门。 三态门的有效端对低电平有效。 2、应用MaxplusII软件三态

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。