首页 > 编程知识 正文

vcc vdd vee vss,vcc与vdd有什么区别

时间:2023-05-06 21:06:42 阅读:162668 作者:2737

在电路设计和PCB制作中,经常会遇到VCC、VDD、VEE、VSS、VREF这些电源符号,他们是什么关系?

一.说明

VCC:C=circuit表示电路的意思,即连接在电路上的电压

VDD:D=device表示设备含义,即设备内部的动作电压

VSS:S=series表示公共连接的含义,通常指电路的公共接地端电压

VEE :负电压供给; 场效应晶体管的源极(s )或晶体管的发射极(e )

VBAT:BAT=Battery表示电池电压,链接电池的正极

VREF:ref=reference表示基准电压

二.说明

1、对于数字电路而言,VCC是电路的供给电压,VDD是芯片的动作电压(通常为VccVdd ),VSS是接地点。

例如,在ARM单片机中,其供电电压VCC一般为5V,一般经过恒压化模块转换为单片机工作电压VDD=3.3V

2、有些IC既有VDD端子,也有VCC端子,表明该设备本身具有电压转换功能。

3、在场效应晶体管(或COMS器件)中,VDD是漏极,VSS是源极,VDD和VSS指元件端子,不表示供电电压。

但是,

1、为什么要分成5对VDD VSS出来?

2、这5组VDD VSS分别负责哪个模块的供电? 离得远吗? 还是一起?

这和芯片的设计有关。 常见的VDD和VSS管脚均匀分布在芯片周围是考虑电源完整性,为芯片提供最高电源质量,降低电源阻抗,确保高速数字电路可靠工作的手段

1、DSP内部有很多功能单元,这些单元都需要供电,采用多引脚电源不需要穿越内部,可以就近获取电源。

2、不同单元之间可能不希望受到电源之间的影响,采用独立的电源端子可以避免这种影响。

3、实际使用时,不仅要在各端子上连接电源,还要在电源端子附近增加藉电容。

其目的在于,当器件工作时,电源的电压会根据电流的变化而微小地变动。

加上藉电容,该变动难以传递到其他电源端子。

关于VBAT:

使用电池或其他电源连接到VBAT引脚时,可以在VDD断电时保存备用寄存器的内容并保持RTC的功能。

在APP应用中不使用外部电池时,请将VBAT引脚连接到VDD引脚。

关于VREF:

VREF是A/D的基准电压,是A/D测定电压的基准,VREF的精度高,A/D转换精度得到保障。 就像一把尺子,如果刻度不准确,测量当然也就不准确。 A/D芯片VREF中,有的可以直接从内部基准源供给,有的外部电路简单,有的可以外部输入更高精度的基准源。

Vref是输入的模拟电压的最大值,用于比较输入电压。 AD的输入有效范围为:0-Vref,如果是10bit ADC,则Vref=5v,2^10(1024 ) :5v,ADC的分辨率为5/1024=0.00488v

Vref是芯片的参考输出,VrefA是芯片的外部参考输入。 连接这两者是将Vref用作VrefA的参考基准。

Vref和AGND之间必须连接4.7uF和0.1uF的电容器。 其中,0.1uF接近芯片引脚,4.7uF在外侧。 这样可以防止芯片数字噪声的串扰。

----------------

作者:小茂

来源: CSDN

原文: 3359 blog.csdn.net/weixin _ 40373762/article/details/81909315

声明:本文为博主原创文章。 转载请附上博文链接!

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。