如图所示,bram中包括许多latches和寄存器的bram块通过Mux数据选择器,将数据送入输出寄存器中并最终输出。 从该图可知,bram的reset只是复位输出寄存器,而不复位内部存储数据。
对于Bram读逻辑,如图所示,en生效后,数据在下一个时钟上升沿出现在输出寄存器中。 可以看出,reset信号不会影响下一个时钟信号到来后输出的值(mem(bb ) ),而只影响该时钟信号到来的输出寄存器的值(如图中的INIT_VAL所示,该值可以在UI初始化接口中设置) 该逻辑与上述BRAM在结构图中对reset信号的位置统一,对比两幅图,可以相互加强理解。