首页 > 编程知识 正文

集成电路版图设计教程下载(用linux集成电路版图设计,集成电路版图设计报告.doc)

时间:2023-05-06 17:08:30 阅读:121779 作者:983

集成电路布局设计报告

集成电路布局实验报告

班级:微电子1302班

学号: 1306090226

姓:李根

日期: 2016年1月10日

一:实验目的:

熟悉集成电路设计软件封装布局编辑器的使用方法,掌握集成电路原理图设计、原理图仿真及布局设计的过程方法和技巧。

2 )实验内容

1 .使用1.Linux常规命令及其经典文本编辑器vi

:了解Linux操作系统的特点。

)熟悉登录、注销、关机操作。

)学习Linux上常用的软件和目录命令。

)熟悉经典编辑器vi的基本一般操作。

CMOS逆变器的设计与分析

)进行cmos逆变器原理图设计。

)进行cmos逆变器原理图仿真。

)进行cmos逆变器的布局设计。

3.CMOS和非门的设计与分析

)进行cmos和与非门原理图设计。

)进行cmos和非栅极原理图模拟。

)进行cmos和非门布局

4.CMOS D触发器的设计与分析

进行cmosD触发器的原理图设计。

)进行cmosD触发器原理图仿真。

)布局cmosD触发器。

对以上的学习进行总结

)总结所学知识。

)总结不足之处。

)展望集成电路布局的未来。

(3)实验步骤(CMOS反相器) ) ) ) ) ) ) ) ) )。

CMOS逆变器电路图设计

内容:首先建立自己的库,建立原理图的cell,然后进行原理图调用库中的设备绘制原理图,然后进行检错和纠正。 具体操作如下。

在Terminal窗口下输入icfb,然后单击CIW;

工具库管理器;

文件-新建-库;

在name栏中填写库名;

Compile a new techfile;

输入~/0.6um.tf;

在FileNewCell view、cell name中输入inv,tool选择方案,然后单击OK;

单击“方案”窗口中的指令集“添加”-“实例”以显示“添加实例”窗口;

添加用于Browse analogLib库的组件

快捷键“w”进行部件之间的连接;

快捷键“p”根据input和output添加和连接管脚;

要标记相关信息,如model name、width和length,请单击每个部件快捷键“q”。

DesignCheck and Save,如有错误,原理图上相应部分闪烁,选择CheckFind Marker查看错误原因;

用designcreatecellviewfromcellview生成变频器;

单击【@artName】快捷键“q”显示属性窗口,根据特性更改相应的名称;

用add/shape修饰symbol进行外观修饰;

查错了保存。

CMOS逆变器电路图仿真

在方案视图窗口中,选择工具-模拟环境

点击setupsimulator/Director/Host选择仿真工具,通常采用默认即可;

单击setupmodel path指定选定的模型;

追加输入端子信号;

单击AnalysisChoose选择分析类型和模拟时间;

添加要测量的导线;

生成并模拟网表

保存模拟文件;

CMOS逆变器的布局设计

首先创建自己的文件夹,导入库文件,然后运行Cadence

在其中建立自己的工艺库、设计库、版库,打开在自己的库中画画的界面。

步骤: psubnwellactivepoly 1nimppimpcontactmetal 1

四.实验结果

(见图纸)。

实验心得

设计方法、技巧、需要注意的问题

连接电路图时,需要注意节点的处理。 两条线不能同时连接到一个节点。 否则,检查时会显示错误。 例如,如果“vdc”的所有“—”都必须接地,则不能将所有这些连接都连接到“gnd”的一个点。 一切都应该分开。

同样,在绘制版图时,管子的组装要做到心中有数。 既不能太分散,也不能太紧凑。 如果过于分散,则整个图纸看起来为空,如果过于紧凑,则DRC时容易形成白色的交叉线,以后调整组装,又会花费不必要的时间。

在画画的过程中,要尽量避免不同素材之间的交叉重复。 重复太多的话会变得不好看。 当然,在不可避免的情况下,要注意灵活排版,控制相交材料的长度和宽度。 无论如何,我们的版图必须尽可能漂亮。

总结

掌握cadence的使用确实花了很长时间。 为了这个实验,我仔细看了cadence

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。