首页 > 编程知识 正文

74ls248(74LS138译码器实现举重裁判电路-QuartusII 软件仿真)

时间:2023-05-06 12:15:31 阅读:122520 作者:4018

74LS138解码器为举重裁判电路-QuartusII软件模拟一、74LS138解码器介绍二、真值表和逻辑表达式构建三、原理图和实验模拟四、总结解码器74LS138的G1、G2AN

一、74LS138解码器介绍

实验中使用的74LS138是38解码器,共有3个地址输入端子,即c、b、a(a为低位,3个栅极输入端子G1、G2AN、G2BN以及8个解码输出端子Y0N、Y1N、Y2N、 解码输出在低电平有效。 可以通过地址输入端子将对应的输出端子设为低电平并使其有效,完成地址的解码输出。

二、真值表和逻辑表达式构建逻辑定义。 输入端分别为c、a、b,分别表示主审和两个副审,裁判同意则给出输入1,裁判反对则给出输入0、输出y,按照规则判断裁判合格则输出指示灯LED点亮,否则LED保持熄灭。

真值表和逻辑表达式如下所示。

三.原理图和实验模拟

模拟结果表:

四、总解码器74LS138、G2AN、G2BN端子的作用在一个栅极端子G1为高电平,另外一个栅极端子G2AN和G2BN为低电平时,在一个对应的输出端子用低电平翻译地址端子a、b、c的二进制码可以利用G1、G2AN、G2BN级联扩展到24线解码器; 如果外置变频器,也可以级联扩展到32线解码器。 将其中一个栅极端子作为数据输入端子时,74LS138也作为数据分配器发挥作用。 即,G1、G2AN和G2BN被用作芯片扩展控制端子。

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。