首页 > 编程知识 正文

十进制计数器(四位十进制计数器verilog_计数器及其应用)

时间:2023-05-06 16:17:16 阅读:121871 作者:3467

3358www.Sina.com/1、计数器由集成化触发器构成的方法2、掌握中型集成化计数器的使用和功能测试方法3、用集成化计数器构成1/N分频器的一、实验目的计数器

计数器的种类很多。 包括同步计数器和异步计数器,这取决于是否对构成计数器的每个触发器使用一个时钟源。 根据计数方式,可分为二进制计数器、十进制计数器、任意二进制计数器。 根据计数的增减趋势,分为加法、减法、增减计数器。 也有可预置数和可编程控制器功能计数器等。 现在,无论是TTL还是CMOS集成电路,都有品种比较齐全的中等规模集成计数器。 使用者可以利用设备手册中记载的菜单、动作波形图以及引出端的排列,正确运用这些设备。二、实验原理

下图是一个4位二进制异步加法计数器,由4个d触发器组成,其特征是每个d触发器与t '触发器连接,下位触发器的一端与上位CP端连接。

稍微修改上图,通过连接低位触发器的q端子和高位CP端子,构成4位二进制减法计数器。1、用D触发器构成异步二进制加减计数器

CC40192或74LS192是同步十进制可逆计数器,具有2个时钟输入,具有清除和放置数等功能。 其针脚排列和逻辑符号如下图所示。

74LS192同步十进制可逆计数器逻辑功能总结:

2、中规模十进制计数器

一个十进制计数器只能表示0~9的个数。 为了扩大计数器的范围,经常级联使用多个十进制计数器。

由于同步计数器常常设有进位(或借位)输出端子,因此可以选择进位(或借位)输出信号来驱动下一级计数器。 下图是由CC40192通过进位输出控制高位的CPU侧构成的加法级联图。 可以用两个CC40192计数器配置100进制计数器。

3、计数器的级联使用

(1)用复位法获取任意进制计数器

假设现有的n进制计数器,需要获取1个m进制计数器时,进行M<; 如果为n,则在用复位法计数到m时设定“0”,则获取m进制计数器。

(2)通过预设功能获取m进制计数器

三个CC40192可以配置421进制计数器。

添加的与非门构成的锁存器,克服了设备计数速度的离散性,确保反馈为“0”信号且计数器可靠地为“0”。

4、实现任意进制计数1、5V直流电源2、双跟踪示波器3、连续脉冲源4、单发脉冲源5、逻辑电平开关6、逻辑电平显示器7、解码显示器8、cc40132(74ls74

三、实验设备与器件1、74LS74 D触发器配置4位二进制异步加法计数器。

连接四、实验内容电路后,每一次脉冲源,观察输出端的状态变化。

4位二进制异步加法计数器状态表:

连接图电路中下位触发器的q端子和上位CP端子构成减法计数器,按照实验内容2 )、3 )进行实验,观察Q3~Q0的状态,记录在列表中。 (选择)实验步骤-配置十进制加法计数电路图(选择) ) ) ) ) ) ) ) ) )。

(倒计时时向CPU连接高CPD脉冲)

2. CC40192或74LS192

如图所示连接电路,输入计数脉冲,以00—99进行累计计数,并将其记录。

连接3、用两片CC40192或74LS192组成两位十进制加法计数器电路后,每一次脉冲源,观察输出端的状态变化。

实验步骤-

4、将两位十进制加法计数器改为两位十进制减法计数器,实现由99—00递减计数,记录之。(选做)

5、设计一个数字钟移位60进制计数器并进行实验。(选做)

1、绘制实验电路图,记录整理实验现象及实验获得的相关波形。 分析实验结果。 2、总结使用集成计数器的经验。

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。