74HC165时高速CMOS设备,与低功耗肖特基TTL系列兼容。 8位并行输入串行输出移位寄存器可以在最终得到互补的串行输出Q7Q7,可以从装置真值表得知数据读出所需的时序,
并行引脚PL不为低电平时,从D0~D7端口输入的并行数据异步读取寄存器。 如果PL不是高电平,则从DS输入端串行进入寄存器,在时钟脉冲的每个上升沿向右移位1位(Q0-Q1-Q2)。
内置串行芯片扩展:将Q7输出绑定到下一级DS输入即可。
向所述时钟输入四个“或”结构,以允许任何一个输入端具有低电平的有效时钟使能(CE )
CP、CE端子分配是独立的,容易接线时可以更换。
仅在CP为高电平时允许CE从低到高旋转,
在PL上升沿到来之前,无论CP、CE都要提高,避免数据在PL的活动状态下发生移位。
基本参数电压: 2.0V~6.0V
驱动电流5.2mA
传输延迟: 16ns@5V
最高频率: 56Mhz
逻辑电平: CMOS
工作温度:-40~ 85
打包: SO16、SSOOP16、DIP16、TSSOP16。