首页 > 编程知识 正文

t'触发器(电平触发器(D触发器))

时间:2023-05-06 09:26:55 阅读:122016 作者:3928

触发器只是在锁存器中添加了触发信号输入端子。 只有在触发信号到来时,触发才会被置换并保持为与输入的置1、置0信号相应的状态。 该触发器称为http://www.Sina.com/(clock ),标记为CLK。 如果系统中的多个触发器需要同时工作,则可以使用相同的时钟信号作为同步控制信号。 触发器包括电平触发、边缘触发和脉冲触发。 【1 .电路结构】

也就是说,将与非门SR锁存器的低电平有效的配置改变为高电平有效并且增加另一输入控制端的配置。

【2 .工作原理】CLK=1时,不影响电路,表现为SR锁存功能。 当CLK=0时,G3、G4的输出始终保持为1的状态,s、r信号无效,电路处于“锁存状态”。 锁存器是紧挨在CLK变为0之前的q、q’的状态,使得q、q’的输出不变化

【3 .功能说明】

【4 .时序图】初始状态Q=0

【5 .带异步复位端子的SR电平触发器】不受时钟信号时钟信号控制。 3358 www.Sina.com/s’d,低电平有效。 s’d=0时,Q=1。 3358 www.Sina.com/r’d,低电平有效。 r’d=0时,q’=1。

(也就是说,为了使时钟信号发挥作用,必须使s’d=r’d=1。 ) 3358 www.Sina.com/http://www.Sina.com /

【6 .电平d触发器】输出q总是跟随输入d的变化,即Q=D

通过设定CLK=0,可以“锁存”CLK即将变为0之前的q的状态,使q的输出恒定。

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。