首页 > 编程知识 正文

74ls153全加器电路图(74LS138译码器实现2位二进制乘法器-QuartusII 软件仿真)

时间:2023-05-03 15:55:16 阅读:122531 作者:2699

介绍了74LS138解码器采用2位二进制乘法器-QuartusII软件模拟一,74LS138解码器采用二、真值表和逻辑表达式构建三、原理图设计和实验模拟四、解码器设计组合逻辑电路的方法

一、74LS138解码器介绍

74LS138是3-8解码器,共有3个地址输入端子,即c、b、a(a为下位)、3个栅极输入端子G1、G2AN、G2BN和8个解码输出端子Y0N、Y1N、Y2N、…、Y7N 解码输出在低电平有效。 可以通过地址输入端子将对应的输出端子设为低电平并使其有效,完成地址的解码输出。

二、真值表和逻辑表达式构建逻辑定义。 输入端为B1、B0、A1、A0,分别表示第一个数的上位和下位,表示第二个数的上位和下位; 输出由Y3、Y2、Y1、Y0表示,如果连接了各自对应的LED灯,且LED点亮(逻辑输出1 ),则表示那里的输出位的计算结果为1,否则为0,最后的输出Y3、Y2、Y1、

真值表和逻辑表达式如下所示。

`

三、原理图设计及实验仿真,包括仿真波形截图、仿真结果表(代替测试表)

模拟结果表:

四.总结用解码器设计组合逻辑电路的方法,用编码器设计电路有以下流程。

分析题意,将要求转化为逻辑实现功能,同时进行逻辑定义

根据功能实现列出真值表,根据真值表列写逻辑表达式

根据公式变量选择适当的解码器,决定使用的解码器的数量、型号等

选择地址端子和数据输入端子,结合简单的逻辑门器件完成电路设计

用Quartus进行初步逻辑波形仿真,验证仿真效果和功能

进一步优化电路,包括方案思路、电路部件选择、布线走线等

7 )评价电路方案

版权声明:该文观点仅代表作者本人。处理文章:请发送邮件至 三1五14八八95#扣扣.com 举报,一经查实,本站将立刻删除。